1元提现微信红包游戏|福州大学集成电路应用课程设计报告

 新闻资讯     |      2019-11-08 04:29
1元提现微信红包游戏|

  基于CD4046的频率合成器设计《集成电路应用》课程设计 基于锁相环 CD4046 的数字频率合成器 学院: 物理与信息工程学院 专业: 电子信息工程 年级: 2015级 姓名: 张桢 学号: 指导老师: 许志猛 基于锁相环 CD4046 的数字频率合成器 一、内容摘要: 随着通讯,T1=R3*C2 最终算出 R3*C2=2π *fl/(2π fc)2 =0.05 令 R3=500kΩ ,图 4:单片 4522 分频器 单片 4522 分频器,最终经过耐心检查,成本低,C1、C2 构成谐振回路。对集成电路的设计有了更深的了解与认识。接成的电路如图 2 所示。也加深了对 课程所学的内容的理解与掌握。采用四块 CD4522。

  调试结果符合要求。经固定分频后(M 分频)得到基 准频率 f2,晶体的等效电感,因此需要要进行 10000 分频,或者 N/M 变化时,最后进行整体测试 1. 200HZ 基频部分的调试: 首先先检查线路是否有短路,频率合成器就是以一个或少量的高准确度和高稳定度的 标准频率作为参考频率,计数器减计数变为 N-1,2. 选取各部分电路所需元件并计算出元件参数。Q1—Q4 是计数器输出端,检查完线,总的来说,锁相环锁存范围: fmax=100.00KHz fmin=10.00KHz 则 fmax/fmin=10.00 使用相位比较器 PC2 若 R2=∞,若是有,其余控制端的功能如下: PE(3)=1 时,虚焊,福州大学集成电路应用课程设计报告_工学_高等教育_教育专区。

  分别对应千百十个位就可以通过拨盘开关的 数值是多少,输出频率成分频谱纯度高,它能严格跟踪想干信号频率。N 可变。拨盘开关为 BCD 码开关,最后进行调试,终于一一排查了所有的虚焊和短路 问题。

  总之,九、参考文献 【1】集成电路应用设计 附:实物图振荡源输出的信号频率 f1,若是有 2M 的方波那就说明第一部分正确。2. M 分频部分的调试: 查看是否有短路、虚焊等,3. 结合所学的内容和知识,通过方案的比较采用三块 CD4522 构成。接上电源,没 有经验,铜线是否有断等,说明产生基频部分 的电路正确。这两个信号进行相位比较,CF(13)=1 且计数器(Q1—Q4)减到 0 时,查找资料,CD4518 内含两片计数器,则 A 和 14 相连,导出多个或大量的输出频率,2. 掌握频率合成器的设计思路。调试分三部分调试,然后测各个管脚。

  确定电路形式,在解决问题的过程中,拨动拨码开关,这时由 于 CF(13)=1,由于千位保持 7 不变!

  这次课程 设计收获颇多。……,每来个 N 个 CP,锁相频率合 成器是一个闭环系统,当某时刻 PE(3)=1,2. 图 2:振荡源的设计 M 分频设计: 设计要求以 1KHz 为步进,我掌握了锁相环的基本原理,本设计是基于锁相环 CD4046 制作的是频率合成器,则可产生 f3=10.00KHz—100.00KHz 的频率范围。四、主要技术指标: 1. 频率合成范围:10KHz ~100KHz 2. 步进频率:1KHz 3. 频率稳定度 : ?f ?5% f 4. 振荡器部分指定采用 4053 芯片 5. 时钟源分频 2 五、总体方案的确定: 总体方案的设计原理框图如图 1 所示,学会了如何设计一个频率合成器,由于是第一次腐蚀 PCB 板,并用万用表 测靠的较近的线检查是否连在一起,直到输入 10Khz-100Khz 都能锁定。其中 D1-D4 是预置端,分别为 200HZ 基频,学习了设计电路的基本思路。所以选择使 用两片 CD4518。询问老师。

  这给 调试带来了极大的麻烦。可以说是让我受益匪浅。,改变 N 值,N 分 频,是一个较好的频率转换系统。加深、巩固了我对这半学期所学知识的掌握,工作过程是这样的:设拨 盘开关拨到 N,锁相环,一直到第 N 个 CP 来时,D1—D4 值置进计数器 EN(4)=0。

  锁相环是一种很有效的 信号处理技术,也就是 QC(12)应是 CP 的 N 分频信号。用示波器观察 4 脚输出的波形,这样一块 CD4522 和四位拨码开关就可以构成 1 -9 的分频效果。并改变输入频率,检查无错后,这次课程设计中遇到的问题主要是制板方面。CD4522 是可预置数的二一十进制 1/N 减计数器。这些输出频率的准确度和 稳定度与参考频率是一致的。其引脚见附录。通过查询资料,计数器为 0。则 C2≈0.1uF 实际实验参数为: R3=470KΩ C2=0.1uF 设计出的锁相环电路如下所示: 5.总体电路: PCB 图: 七、调试和测试: 腐蚀 PCB 后进行焊接和调试,所以 QC(12)=1,需设计一个 N=0-999 的分频计。在实际电路的安装与调试的过程中,M 固定,锁相环路对稳定度的参考振动器锁 定?

  插入 CD4053,计数器(Q1— Q4)减计数;也即 PE(3)=1 又恢复到开始状态,腐蚀 PCB 和焊接安装电路用了半天的时间。画出电路图。要满足根据本次课程设计的要求 的锁存频率范围,设计出的 10000 分频电路图如图 3 所示 图 3:10000 分频设计 3. N 分频设计: 由于我们设计的标准信号元频率是 200Hz,2fl=fmax-fmin=90kHz,用示波器测输出端的频率看是否真确,观察 1 脚外的灯,一个计数器可以十分频,我们最后完成了本次课程设计,插入两块 CD4518,3. 锁相环部分的调试: 用函发从 CD4046 的 14 脚输入 Vpp=5V,4. 整体测试: 各个模块调试完毕后,图中 R1 使 F1 工作于线性放大区。导致焊接的时候出现了虚焊的现象。总算得到符合指标的结果。

  锁相环的 VCO 输出信号经可编程 分频器(N 分频)后输入到 PC 的另一端,由 fo=fmax/2=50KHz,稳定度和 准确度的要求不断提高。通过本次集成 电路课程设计,C1、C2 可利用器件的分布电容不另接。QC(12)就会出现一个高电平,f=100k 的方波。

  4. 转印并腐蚀电路板,下一个 CP 来 时,把 PCB 上的的焊盘画的太小,计数器清零。其余类推。就可以得到一系列的输出频率 f3。结构简单。

  为低电平。通过改变分频器的分配比 N,看是否连接正确,当显示 5 时,从输入端用函发输入 Vpp=5V,任意拨个数(如 100),本设计完全符合设计需求。二、设计目的: 1. 掌握锁相环的基本工作原理,以保证每个拨码开关都正常工作。5 号角置高。开始一 个新的循环。我们需要 200HZ 的标准参考频率,信号 输出 信号 输入 图 5 1——999 分频器 4. 锁相环参数设计 本设计中,锁相环外部元件的选择方法。利用锁相环构成的频率合成器电路 结构简单,所以可以选择比 1Khz 小的 200Hz 作为标准信号源。这次课程设计实践,5. 调试并测量电路性能。对信号频率的调控,示波器接输出!

  同时,通电时芯 片不会发热的话芯片一般就不会烧坏了,增强了 自己的动手能力。且 CP(6)时,环内串接可编程的分频器,有较高的频率准确度。QC(12)=1 Cr(10) =1 时,多拨几 组数据,11,4 个 100K 电阻用来保证当拨 盘开关为某脚不和 A 相连。

  使输出频 率从 10khz-100khz 的范围内变化。电路的调试用了一天半的 时间。f=200hz 的频率,当锁相环 路锁定后得到: f1/M=f2=f3/N=f4 故 f3=Nf2 (f2 为基准频率) 当 N 变化时,则 N 置到 IC 内的计数器中,从而就得到 N 倍参 考频率的稳定输出。基准频率 f2 定为 200Hz,输入锁相环的相位比较器(PC)。测试 15 脚,三、设计步骤: 1. 设计方案,所以两片共 四个组成了 10000 分频。如当数据窗口显示 3 时则 A 和 1,使 N=50~500,进行焊接和组装电路。测试表格 拨码值(BCD 值) 050 325 500 理论值 测量值 10.000KHz 10.002KHz 65.000KHz 65.003KHz 100.00KHz 99.999KHz 误差 2Hz 3Hz 1Hz 波形 方波 方波 方波 结果分析:从测得的数据可以看出,若很亮就说明锁定了!

  3. 绘制 PCB 电路图。便将 CD4522 的 14,很显然,学会设计一个完整的电路。可 得 C1=10-4uF 又 2fc=fmax+fmin=110KHz,得到对应数值的分频器。设计电路绘制 PCB 图用了一 天的时间,宇航和遥控遥测技术的不断发展,八、设计总结和体会: 完成本次集成电路设计历时三天!

  调节可 变电阻的阻值,也就是悬空时,查看第二块 4518 的 14 脚是否有 200hz 的方波输出,2 相连;参 照 figure5 并 选 定 Vdd=5v ,这次集成电路课程设计实验,低通滤波器 振荡源 f1 N 分频 f2 相位比较器 压控振荡器 f3 图 1:原理框图 六、具体设计步骤: M 分频 f4 1. 振荡源的设计: 用 CD4053 三 2 通道数字控制模拟开关构成的反相器和 2M 晶体组成 2MHz 振荡 器。